图书介绍
现代数字电路设计【2025|PDF|Epub|mobi|kindle电子书版本百度云盘下载】

- 蓝江桥,曹汉房主编;朱红卫,韩德红,谷京朝,宋晓玫,王敏编著 著
- 出版社: 北京:高等教育出版社
- ISBN:7040191466
- 出版时间:2006
- 标注页数:418页
- 文件大小:14MB
- 文件页数:429页
- 主题词:数字电路-电路设计-高等学校-教材
PDF下载
下载说明
现代数字电路设计PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
绪论1
目录1
第1章 数字逻辑基础8
1.1 数制8
1.1.1 十进制8
1.1.2 二进制9
1.1.3 二进制数与十进制数之间的转换11
1.1.4 八进制和十六进制13
1.2.1 二-十进制编码14
1.2 编码14
1.2.2 可靠性编码16
1.3 逻辑代数18
1.3.1 基本逻辑运算18
1.3.2 逻辑代数的公式和规则21
1.3.3 逻辑函数和逻辑问题的描述24
1.3.4 逻辑函数的代数化简法30
1.3.5 逻辑函数的卡诺图化简法31
本章小结36
习题37
第2章 集成逻辑门41
2.1 TTL逻辑门42
2.1.1 晶体管的开关特性及简单的非、与非、或非结构42
2.1.2 典型的TTL与非门45
2.1.3 TTL与非门的技术参数48
2.1.4 TTL其他门50
2.2 CMOS逻辑门54
2.2.1 CMOS反相器54
2.2.2 CMOS逻辑门55
2.2.3 CMOS逻辑门的性能指标58
2.3 集成逻辑门的使用知识60
2.3.1 CMOS门的正确使用60
2.3.2 使用集成逻辑门的几个问题61
本章小结63
习题64
第3章 组合电路设计原理67
3.1 组合电路分析67
3.2 组合电路设计71
3.3 组合电路的冒险现象77
3.4 硬件描述语言(VHDL)简介81
3.4.1 VHDL程序结构82
3.4.2 实体说明84
3.4.3 结构体85
3.4.4 子程序90
3.4.5 库、程序包90
本章小结92
习题93
4.1 逻辑电路设计的几个问题96
4.1.1 设计文件规范96
第4章 组合电路设计练习96
4.1.2 信号有效电平和表示方法98
4.1.3 电路时延99
4.2 常用组合电路功能模块100
4.2.1 译码器100
4.2.2 编码器112
4.2.3 数据选择器117
4.2.4 奇偶产生器/校验器123
4.2.5 数值比较器125
4.2.6 加法器和ALU129
4.3 组合PLD139
4.3.1 SPLD的基本结构和表示方法140
4.3.2 传统组合SPLD142
4.3.3 用组合SPLD进行电路设计147
本章小结152
习题153
第5章 组合电路设计实例158
5.1 用MSI器件进行组合电路设计158
5.2 用VHDL进行组合电路设计163
本章小结176
习题177
第6章 时序电路设计原理178
6.1 触发器178
6.1.1 基本RS触发器178
6.1.2 时钟触发器179
6.1.3 主从触发器184
6.1.4 边沿触发器187
6.1.5 集成触发器使用中的几个问题191
6.2 VHDL时序电路设计特性192
6.2.1 时钟信号的VHDL描述方法192
6.2.2 复位信号的VHDL描述方法195
6.2.3 触发器的VHDL设计197
6.3 时序电路分析202
6.3.1 时序电路概述202
6.3.2 同步时序电路分析203
6.3.3 异步时序电路分析207
6.4 同步时序电路设计209
6.4.1 同步时序电路设计方法209
6.4.2 同步时序电路设计举例217
本章小结224
习题225
第7章 时序电路设计练习231
7.1 常用时序电路功能模块231
7.1.1 计数器231
7.1.2 寄存器和移位寄存器247
7.2 序列信号发生器261
7.2.1 移存型序列信号发生器261
7.2.2 计数型序列信号发生器262
7.3 时序PLD263
7.3.1 传统时序SPLD264
7.3.2 用时序SPLD进行电路设计269
本章小结274
习题274
第8章 时序电路设计实例279
8.1 用MSI器件进行时序电路设计279
8.2 用VHDL进行时序电路设计291
本章小结299
习题299
9.1 只读存储器(ROM)302
第9章 存储器、CPLD和FPGA302
9.1.1 存储器的主要指标303
9.1.2 固定ROM303
9.1.3 可编程ROM(PROM)305
9.1.4 可擦除可编程ROM(EPROM)306
9.1.5 电可擦除可编程ROM(E2PROM)308
9.1.6 快闪只读存储器(U盘)309
9.1.7 ROM的应用309
9.2 随机存取存储器(RAM)313
9.2.1 RAM的结构314
9.2.2 RAM的存储单元315
9.2.3 RAM的应用318
9.3 双端口随机存储器(DPRAM)324
9.4 复杂可编程逻辑器件(CPLD)325
9.4.1 CPLD产品概述326
9.4.2 IspLSI 1032器件327
9.4.3 XC9500 CPLD331
9.4.4 IspLSI 1032应用举例336
9.5 现场可编程门阵列(FPGA)342
9.5.1 FLEX10K系列器件电路结构343
9.5.2 FLEX10K系列器件内部各部分作用344
9.5.3 数据配置与下载350
本章小结351
习题352
第10章 数模与模数转换器及脉冲单元电路353
10.1 数模与模数转换器概述353
10.2 数模转换器(DAC)354
10.2.1 权电阻网络DAC355
10.2.2 倒T形电阻网络DAC358
10.2.3 DAC的主要技术指标360
10.2.4 集成DAC及其应用363
10.3 模数转换器(ADC)371
10.3.1 模数转换基本原理371
10.3.2 并行比较型ADC375
10.3.3 逐次逼近型ADC377
10.3.4 双积分型ADC379
10.3.5 ADC的主要技术指标383
10.3.6 集成ADC及其应用384
10.4 脉冲单元电路388
10.4.1 概述388
10.4.2 施密特触发器389
10.4.3 单稳态触发器392
10.4.4 多谐振荡器395
10.4.5 555定时器及其应用398
本章小结403
习题404
附录一 常用逻辑单元图形符号对照表407
附录二 本书中的文字符号和图形符号及其说明409
附录三 汉英名词、缩写词对照表412
参考文献417
热门推荐
- 724420.html
- 200186.html
- 2396873.html
- 446737.html
- 218579.html
- 157096.html
- 3211398.html
- 3146579.html
- 3445731.html
- 3881808.html
- http://www.ickdjs.cc/book_864699.html
- http://www.ickdjs.cc/book_1802753.html
- http://www.ickdjs.cc/book_1331980.html
- http://www.ickdjs.cc/book_1440169.html
- http://www.ickdjs.cc/book_147742.html
- http://www.ickdjs.cc/book_2193530.html
- http://www.ickdjs.cc/book_2875269.html
- http://www.ickdjs.cc/book_1110178.html
- http://www.ickdjs.cc/book_3366159.html
- http://www.ickdjs.cc/book_2862065.html